10CL080YU484C8G è stato ottimizzato per garantire costi contenuti e un basso consumo di energia statica, rendendolo la scelta ideale per applicazioni su larga scala e sensibili ai costi.
10CL080YU484C8G è stato ottimizzato per un basso costo e un basso consumo di energia statica, rendendolo la scelta ideale per applicazioni su larga scala e sensibili ai costi.
Il dispositivo 10CL080YU484C8G fornisce gate programmabili ad alta densità, risorse integrate e I/O universale. Queste risorse possono soddisfare i requisiti di espansione I/O e di interfaccia chip-to-chip.
caratteristica
Opzioni di tensione kernel da 1,0 V e 1,2 V
Fornire livelli di temperatura commerciali, industriali e automobilistici
Densità multiple di dispositivi con funzione di migrazione dei pin
Conforme agli standard RoHS6
Elemento logico (LE): tabella di ricerca a quattro ingressi (LUT) e registro
Tutte le LE hanno estese interconnessioni di cablaggio/metallo tra di loro
Una modalità moltiplicatrice 18x18 o due 9x9 che possono essere collegate in cascata
IP DSP completo per l'accelerazione dell'algoritmo
Supporta più standard I/O
Funzione I/O programmabile
Trasmettitori e ricevitori LVDS reali e LVDS analogici
Terminale su chip (OCT)
Seriale attiva (AS), Seriale passiva (PS), Parallela passiva veloce (FPP)
Schema di configurazione JTAG
Configura la decompressione dei dati
Aggiornamento del sistema remoto
Fino a quattro PLL universali
Fornisce potenti funzioni di gestione e sintesi dell'orologio, in grado di pilotare l'orologio globale dell'intero dispositivo e alimentare tutti i quadranti del dispositivo
Fino a 15 pin di clock dedicati, in grado di gestire fino a 20 orologi globali