L'array di gate programmabile di campo XCKU115-3FLVF1924E può ottenere una larghezza di banda di elaborazione del segnale estremamente elevata nei dispositivi di fascia media e nei ricetrasmettitori di prossima generazione. FPGA è un dispositivo a semiconduttore basato su una matrice di blocco logico configurabile (CLB) collegato tramite un sistema di interconnessione programmabile
L'array di gate programmabile di campo XCKU115-3FLVF1924E può ottenere una larghezza di banda di elaborazione del segnale estremamente elevata nei dispositivi di fascia media e nei ricetrasmettitori di prossima generazione. FPGA è un dispositivo a semiconduttore basato su una matrice di blocco logico configurabile (CLB) collegato tramite un sistema di interconnessione programmabile. Può essere utilizzato per l'elaborazione dei pacchetti in reti da 100 g e applicazioni di data center. Sono anche altamente adatti per l'elaborazione intensiva DSP richiesta per l'imaging medico di prossima generazione, video 8K4K e infrastruttura wireless eterogenea. Ottimizzati per le prestazioni e l'integrazione del sistema a 20 nm, utilizzando la tecnologia SSI (SSI) a chip singolo e di prossima generazione.
caratteristica
● Integrazione programmabile del sistema
Unità logica di sistema fino a 1,5 m, utilizzando la 3D di seconda generazione IC
Kernel PCI Express ® Gen3 integrato multiplo
● Migliora le prestazioni del sistema
8.2 Teramac DSP Performance computazionale
L'elevato tasso di utilizzo aumenta la velocità di due livelli
Ogni dispositivo ha fino a 64 ricetrasmettitori da 16G che supportano i backplanes
2400 MB/S DDR4, in grado di funzionare stabili in diverse condizioni di PVT
● Riduzione dei costi del BOM
Integrazione elevata del sistema, riducendo i costi del BOM dell'applicazione fino al 60%
● ricetrasmettitore da 12,5 GB/s con velocità minima uguale
Il livello di velocità media può supportare 2400 MB/S DDR4
L'integrazione di VCXO può ridurre il costo dei componenti dell'orologio