10CL006YE144I7G fornisce gate programmabili ad alta densità, risorse integrate e I/O universale. Queste risorse possono soddisfare i requisiti di espansione I/O e di interfaccia chip-to-chip.
10CL006YE144I7G fornisce gate programmabili ad alta densità, risorse integrate e I/O universale. Queste risorse possono soddisfare i requisiti di espansione I/O e di interfaccia chip-to-chip.
10CL006YE144I7G è stato ottimizzato per un basso costo e un basso consumo di energia statica, rendendolo la scelta ideale per applicazioni su larga scala e sensibili ai costi.
Caratteristiche del prodotto
Struttura FPGA a basso costo e basso consumo
Opzioni di tensione kernel da 1,0 V e 1,2 V
Elemento logico (LE): quattro tabelle di ricerca degli ingressi (LUT) e registri
Una modalità moltiplicatrice 18x18 o due 9x9 che possono essere collegate in cascata
IP DSP completo per l'accelerazione dell'algoritmo
Fino a 15 pin di clock dedicati, in grado di gestire fino a 20 orologi globali
Fino a quattro PLL universali
Fornire potenti funzionalità di gestione e sintesi dell'orologio
Supporta più standard I/O
Funzione I/O programmabile
Trasmettitori e ricevitori LVDS reali e LVDS analogici
Terminale su chip (OCT)
applicazione
Industriale e automobilistico
Trasmissione, cablata e wireless
Calcolo e memorizzazione
Energia medica, di consumo ed intelligente